成果详情
基于芯片内建时钟晶振的智能自校准芯片及自校准方法

成果详情

本发明公开了一种基于芯片内建时钟晶振的智能自校准芯片,还公开了基于该芯片的智能自校准方法,将初始确定的应用阵列位数中间数数值作为基准数据存入存储单元中;将基准数据作为暂存数值输入存储单元中,根据暂存数据进行判断是最初的数据、或者是需要校准的情况、或者是已经校准过的情况;对暂存数据输出进行加减操作得到调整数据;根据调整数据调整相应的电阻阵列、电容阵列以及调整后的时钟频率,并将该调整后的时钟频率与基准源时钟频率进行比较,再进行计时计次操作,循环进行,找到最优值,在存储单元中存储时钟频率校准好的最终数据。本发明的自校准方法能将芯片内建时钟晶振的时钟频率误差值控制在更高精度的范围内。